Μάθημα : ΨΗΦΙΑΚΑ ΗΛΕΚΤΡΟΝΙΚΑ (Εργαστήριο)
Κωδικός : 1940391306
1940391306 - ΚΩΝΣΤΑΝΤΙΝΟΣ ΜΑΥΡΙΔΗΣ
Περιγραφή Μαθήματος
Το παρόν ψηφιακό αποθετήριο περέχει όλες τις εργαστηριακές ασκήσεις του βιβλίου "Ψηφιακά Ηλεκτρονικά - Μέρος Β' Εργαστήριο" που έχουν υλοποιηθεί με τη βοήθεια των λογισμικών Tinkercad, Tina Pro και Logisim Evolution έτσι ώστε οι μαθητές αφού καταλάβουν την λειτουργία των ψηφιακών κυκλωμάτων, να μπορούν στη συνέχεια να τις υλοποιήσουν με πραγματικά εξαρτήματα, τη χρήση bread board και των ηλεκτρονικών συσκευών του εργαστηρίου.
Στην ενότητα αυτή θα παρουσιαστούν τα δομικά στοιχεία των συνδυαστικών κυκλωμάτων, οι λογικές πύλες, καθώς και η υλοποίηση τους με χρήση διακοπτών ώστε να γίνει κατανοητή η λειτουργία και η χρησιμότητα τους από τους μαθητές.
Η υλοποίηση στο εργαστήριο θα γίνει με τη βοήθεια του λογισμικού Tina Pro.
Στην ενότητα αυτή θα υλοποιηθούν όλες οι εργαστηριακές ασκήσεις του βιβλίου 'Ψηφιακά Ηλεκτρονικά - Μέρος Β' Εργαστήριο" με τη βοήθεια των λογισμικών προσομοίωσης Tinkercad, Tina Pro και Logisim Evolution πριν την υλοποίηση τους με πραγματικά εξαρτήματα και χρήση bread board.
- Λογικές Πύλες NOT, AND και OR
- Λογικές Πύλες NAND, NOR, XOR και ΧNOR με βασικές πύλες
- Υλοποίηση συνδυαστικού κυκλώματος όταν δίνεται η λογική συνάρτηση
- Υλοποίηση συνδυαστικού κυκλώματος όταν δίνεται ο πίνακας αλήθειας
- Υλοποίηση συνδυαστικού κυκλώματος όταν δίνεται η περιγραφή ενός προβλήματος
- Υλοποίηση συνδυαστικού κυκλώματος με οικουμενικές πύλες
- Συγκριτές μεγέθους δυαδικών αριθμών 2-bits και 4-bits με το IC 74LS85
- Πολυπλέκτες 2x1 και 4x1
- Αποπολυπλέκτες 1x2 και 1x4
- Αποκωδικοποιητές 3x8 και από BCD σε δεκαδικό με το IC 74LS42
- Κωδικοποιητής προτεραιότητας από δεκαδικό σε BCD IC 74HC147
- Μανταλωτής με πύλες NAND και με πύλες NOR
- Flip-Flop D και J-K flip-flop
- Καταχωρητής με D flip-flop (Logisim), Καταχωρητής με D flip-flop (Tina)
- Καταχωρητής ολίσθησης με το IC 74LS194 (Logisim), Shift Register (Tina)
- Ασύγχρονος απαριθμητής modulo 16 και modulo 12
- Δεκαδικός απαριθμητής με τα IC 74LS90 και 74LS47, αμφίδρομος απαριθμητής
- Ημιαθροιστής - Πλήρης Αθροιστής
- Αθροιστής - Αφαιρέτης με το IC 74LS83
Στην ενότητα αυτή θα υλοποιηθούν επιλεκτικά κάποια κυκλώματα από το βιβλίο 'Ψηφιακά Ηλεκτρονικά - Μέρος Α' Θεωρία που παρουσιάζουν ιδιαίτερο ενδιαφέρον για τους μαθητές με τη βοήθεια του λογισμικού προσομοίωσης Τina Pro.
- Πύλη ΝΟΤ με ψηφιακό παλμό
- Πύλη AND με ψηφιακούς παλμούς
- Πύλη OR με ψηφιακούς παλμούς
- Λογικές πύλες με την οικουμενική πύλη NAND
- Λογικές πύλες με την οικουμενική πύλη NOR
- Κύκλωμα ALER-RETOUR 5 θέσεων με πύλες XOR
- Πλήρης Αθροιστής με πίνακα Carnaugh και Λογικές Πύλες
- Κύκλωμα αφαιρέτη 1 bit με πύλες
- Κύκλωμα αθροιστή 2 bit με το IC 7482
- Κύκλωμα αθροιστή 3 bit με 2 IC NAND
- Κύκλωμα D-Latch με βασικές πύλες
- R-S Flip-Flop
- D Flip-Flop
- Ψηφιακή Ανάλυση Χρονισμού D Flip-Flop
- J-K Positive Edge Triggered Flip-Flop 7470
- Ψηφιακή Ανάλυση Χρονισμού JK Flip-Flop
-
Υλοποίηση της λογικής συνάρτησης
Y A,B, C = A' B' C' + A' B C + A B C με Πολυπλέκτη 8 εισόδων
-
Yλοποίηση του συνδυαστικού κυκλώματος που αναγνωρίζει
το πλήθος των "1" ενός 3-bits δυαδικού αριθμού με δύο Πολυπλέκτες 8x1
- Κύκλωμα Ημιαθροιστή με τον Πολυπλέκτη 4x1 74153
- Μετρητής από 0 έως 9 με τα IC 7490 και 7447
- Ψηφιακή Ανάλυση Χρονισμού του Δεκαδικού Απαριθμητή 7490
- Αποκωδικοποιητής BCD με ενδείκτη 7 τμημάτων και πληκτρολόγιο
- Παράλληλος Δυαδικός Αθροιστής 4 bits
- Δυαδικός Αθροιστής με το 74LS83
- Ψηφιακή Ανάλυση Χρονισμού Καταχωρητή Ολίσθησης
- Χρήση μνήμης RAM με τον αποκωδικοποιητή BCD 7447 σε ενδείκτη 7 τμημάτων
Ημερολόγιο
Ανακοινώσεις
Όλες...- - Δεν υπάρχουν ανακοινώσεις -